### CIRCUITOS LÓGICOS

#### Relatório VIII

Discente: Rebeca de Macêdo Ferreira. Matrícula: 2016000524

Nesse projeto fazemos a unidade VUA fatorada. Uma VUA faz o cálculo do "vai um antecipado" que nos auxiliará na construção do somador com Carry-Lookahead mais tarde. A implementação desta VUA foi feita seguindo o seguinte cálculo:

$$C_1 = G_0 + P_0 \cdot C_0,$$
  
 $C_2 = G_1 + P_1 \cdot C_1,$   
 $C_3 = G_2 + P_2 \cdot C_2,$   
 $C_4 = G_3 + P_3 \cdot C_3.$ 

Além disso, é necessário fornecer a VUA os P's e G's para serem as saídas. Os P's e G's são calculados de acordo com as seguintes expressões:

$$PG = P_0 \cdot P_1 \cdot P_2 \cdot P_3,$$
  
 $GG = G_3 + G_2 \cdot P_3 + G_1 \cdot P_3 \cdot P_2 + G_0 \cdot P_3 \cdot P_2 \cdot P_1.$ 

Assim, temos a implementação feita em VHDL:

Após compilar e corrigir pequenos erros de sintaxe da linguagem, obtivemos o seguinte diagrama de porta:



Para a simulação com o ModelSim, utilizamos o seguinte testvector:

```
0000_0000_0_0_0_0000
     0000 0001 0 0 0 001
 2
 3
     0000 0010 0 0 0 010
     0000 0011 0 0 0 011
 4
     0000 0100 0 0 0 100
 5
     0000_0101_0_0_0_101
 6
 7
     0000_0110_0_0_0_110
     0000 0111 0 0 0 111
 8
     0000 1000 0 1 0 000
 9
10
     0000_1001_0_1_0_001
     0000 1010 0 1 0 010
11
     0000 1011 0 1 0 011
12
     0000_1100_0_1_0_100
13
14
     0000_1101_0_1_0_101
     0000 1110 0 1 0 110
15
16
     0000 1111 0 1 0 111
17
     0001 0000 0 0 0 000
18
     0001 0001 0 0 0 001
     0001 0010 0 0 0 010
19
     0001_0011_0_0_0_011
20
21
     0001_0100_0_0_0_100
22
     0001_0101_0_0_0_101
23
     0001 0110 0 0 0 110
```

Testbench da VUA:

```
library IEEE;
 2
       use IEEE.STD LOGIC 1164.ALL;
 3
       use IEEE.STD LOGIC arith.ALL;
 4
       use IEEE.STD_LOGIC_unsigned.ALL;
 5
       use STD.TEXTIO.ALL ;
 6
 7
     entity testbench vuafatorada is -- no inputs or outputs
     end;
 8
 9
     marchitecture sim of testbench vuafatorada is
10
     component vuafatorada
11
               port (cin: in STD_LOGIC;
12
                     p, g: in STD_LOGIC_VECTOR(3 downto 0);
13
                     pg, gg: out STD_LOGIC;
14
                     c: buffer STD_LOGIC_VECTOR(3 downto 1));
15
           end component;
       signal clk: STD_LOGIC;
16
17
       signal cin: STD LOGIC;
18
       signal p, g: STD_LOGIC_VECTOR(3 downto 0);
19
       signal pg, gg: STD_LOGIC;
       signal c: STD_LOGIC_VECTOR(3 downto 1);
20
21
       signal pg expected, gg expected: STD LOGIC;
22
       signal c_expected: STD LOGIC_VECTOR(3 downto 1);
23
       constant MEMSIZE: integer := 512;
24
       type tvarray is array (MEMSIZE downto 0) of
25
       STD_LOGIC_VECTOR (13 downto 0);
26
       signal testvectors: tvarray;
27
       shared variable vectornum, errors: integer;
28
      begin
29
      -- instantiate device under test
30
      dut: vuafatorada port map (cin, p, g, pg, gg, c);
31
       -- generate clock
32
     process begin
33
           clk <= '1'; wait for 15 ns;
           clk <= '0'; wait for 5 ns;
34
35
      -end process;
```

#### Simulamos o RTL level:



Simulamos o Gate level primeiro com o clk em 10 pra fazer os testes de tempo necessários e obtivemos o seguinte:



Nessa simulação ocorreram 120 erros. Então o clk foi aumentado para 15 ns, e obtivemos um resultado sem erros:



Com isso, portanto, temos uma VUA fatorada. Iremos agora construir uma VUA paralela, que deve ser mais rápida que a fatorada já que a fatorada faz o cálculo de cada C por vez.

Para implementar o código em VHDL a seguinte expressão foi utilizada:

$$\begin{split} C_1 &= G_0 + P_0 \cdot C_0, \\ C_2 &= G_1 + G_0 \cdot P_1 + C_0 \cdot P_0 \cdot P_1, \\ C_3 &= G_2 + G_1 \cdot P_2 + G_0 \cdot P_1 \cdot P_2 + C_0 \cdot P_0 \cdot P_1 \cdot P_2, \\ C_4 &= G_3 + G_2 \cdot P_3 + G_1 \cdot P_2 \cdot P_3 + G_0 \cdot P_1 \cdot P_2 \cdot P_3 + C_0 \cdot P_0 \cdot P_1 \cdot P_2 \cdot P_3. \end{split}$$

Assim, construímos o VHDL da VUA Paralela

```
library IEEE; use IEEE.STD_LOGIC_1164.ALL;
     mentity vuaparalela is
            port(cin: in STD_LOGIC;
p, g: in STD_LOGIC_V
pg, gg: out STD_LOGIC;
                             in STD LOGIC VECTOR (3 downto 0);
                             buffer STD_LOGIC_VECTOR(3 downto 1));
10
     ■architecture synth of vuaparalela is
11
            pg <= p(0) and p(1) and p(2) and p(3);
12
13
             gg \leftarrow g(3) or (g(2) and p(3)) or (g(1) and p(3) and p(2)) or (g(0) and p(3) and p(2) and p(1));
15
             c(1) \le g(0) \text{ or } (p(0) \text{ and } cin);
             c(2) < g(1) or (g(0) and p(1)) or (p(0) and p(1) and cin);

c(3) < g(2) or (g(1) and p(2)) or (g(0) and p(1) and p(2)) or (cin \text{ and } p(0) \text{ and } p(1) \text{ and } p(2));
16
17
```

# Após compilado, obtivemos o RTL viewer



Para fazer as simulações com o ModelSim, foi utilizada o mesmo testvector do projeto da VUA fatorada.

Testbench da VUA paralela:

```
library IEEE;
      use IEEE.STD LOGIC 1164.ALL;
 3
      use IEEE.STD_LOGIC_arith.ALL;
      use IEEE.STD_LOGIC_unsigned.ALL;
 4
      use STD.TEXTIO.ALL ;
 5
 6
     entity testbench vuaparalela is -- no inputs or outputs
     Lend;
 7
8
     architecture sim of testbench vuaparalela is
    自
9
          component vuaparalela
10
              port (cin:
                           in STD LOGIC;
11
                    p, g: in STD_LOGIC_VECTOR(3 downto 0);
12
                    pg, gg: out STD_LOGIC;
13
                            buffer STD LOGIC VECTOR(3 downto 1));
14
          end component;
      signal clk: STD_LOGIC;
15
16
       signal cin: STD_LOGIC;
17
      signal p, g: STD LOGIC VECTOR(3 downto 0);
18
      signal pg, gg: STD_LOGIC;
      signal c: STD_LOGIC_VECTOR(3 downto 1);
19
20
      signal pg_expected, gg_expected: STD_LOGIC;
21
      signal c_expected: STD_LOGIC_VECTOR(3 downto 1);
22
23
      constant MEMSIZE: integer := 512;
24
      type tvarray is array (MEMSIZE downto 0) of
25
      STD_LOGIC_VECTOR (13 downto 0);
26
      signal testvectors: tvarray;
27
      shared variable vectornum, errors: integer;
28
     begin
29
      -- instantiate device under test
30
      dut: vuaparalela port map (cin, p, g, pg, gg, c);
31
      -- generate clock
32
   process begin
33
          clk <= '1'; wait for 15 ns;
34
          clk <= '0'; wait for 5 ns;
35
      end process;
```

Fizemos a simulação do RTL level:



Na simulação do Gate level, diminuímos o valor pra 10ns para fazer os testes de tempo e obtivemos o seguinte:



Nessa simulação obtivemos 424 erros, então o clk foi aumentado pra 15 ns e obtivemos uma simulação sem erros.



Como foi dito anteriormente, a VUA paralela é mais rápida que a VUA fatorada, nessas simulações o tempo de atraso do clk de ambas ficaram em 15 ns, isso pode está acontecendo por causa da versão do Quartus.

## Somador com Carry lookahead

Primeiro vamos fazer um somador com a VUA fatorada, logo os arquivos VHDL da VUA fatorada e do somador completo com 'p' e 'g' devem estar neste projeto. Portanto o código em VHDL deste projeto ficou da seguinte maneira:

```
1
       library IEEE; use IEEE.STD_LOGIC_1164.all;
 3
     ■entity cla4 is
                  rt(a, b: in STD_LOGIC_VECTOR(3 downto 0);
    cin: in STD_LOGIC;
    s:    out STD_LOGIC_VECTOR(3 downto 0);
    p, g: buffer STD_LOGIC);
           port(a, b:
 5
 6
 8
       end:
 9
10 marchitecture struct of cla4 is
11
12 component vuafatorada is
13 port(cin: in STD_LOGIC;
14 p, g: in STD_LOGIC_VECTOR(3 downto 0);
                   pg, gg: out STD_LOGIC;
15
                                inout STD_LOGIC_VECTOR(3 downto 1));
16
                     c:
      end component;
17
18
19 component fulladder_pg is
                                           in STD LOGIC:
20 port(a, b, cin:
       p, g: inout STD_LOGIC;
s: out STD_LOGIC);
21
22
23
       end component;
24
        signal sinalp, sinalg: STD_LOGIC_VECTOR(3 downto 0); signal sinalc: STD_LOGIC_VECTOR(3 downto 1);
25
26
       signal sinalc:
27
28
      somador0: fulladder_pg port map (a(0), b(0), cin, sinalp(0), sinalg(0), s(0));
somador1: fulladder_pg port map (a(1), b(1), sinalc(1), sinalp(1), sinalp(1), s(1));
somador2: fulladder_pg port map (a(2), b(2), sinalc(2), sinalp(2), sinalp(2), s(2));
somador3: fulladder_pg port map (a(3), b(3), sinalc(3), sinalp(3), sinalg(3), s(3));
29
30
31
32
                          vuafatorada port map (cin, sinalp, sinalg, p, g, sinalc);
33
               carry:
```

Após compilado obtivemos o diagrama de portas:



Para fazer as simulações, utilizamos o mesmo arquivo testvector utilizado anteriormente no projeto "vua fatorada"

Testbench do Somador com Carry lookahead (VUA fatorada)

```
library IEEE;
      use IEEE.STD LOGIC 1164.ALL;
 3
      use IEEE.STD_LOGIC_arith.ALL;
      use IEEE.STD LOGIC unsigned.ALL;
 4
     use STD.TEXTIO.ALL ;
 5
    entity testbench cla4 is -- no inputs or outputs
 6
    end;
 7
 8
    marchitecture sim of testbench cla4 is
    自
 9
          component cla4
10
              port (a, b: in STD_LOGIC_VECTOR(3 downto 0);
                  cin: in STD LOGIC;
11
                  s: out STD LOGIC VECTOR(3 downto 0);
12
13
                  p, g: inout STD LOGIC);
14
          end component;
15
      signal clk: STD LOGIC;
      signal cin: STD LOGIC;
16
17
      signal p, g: STD LOGIC;
      signal s, a, b: STD LOGIC VECTOR(3 downto 0);
18
      signal s expected: STD LOGIC VECTOR(3 downto 0);
19
      signal p_expected, g_expected: STD LOGIC;
20
21
      constant MEMSIZE: integer := 512;
22
      type tvarray is array (MEMSIZE downto 0) of
23
      STD LOGIC VECTOR (14 downto 0);
24
      signal testvectors: tvarray;
25
      shared variable vectornum, errors: integer;
26
      begin
27
      -- instantiate device under test
     dut: cla4 port map (a, b, cin, s, p, g);
28
29
     -- generate clock
30
    process begin
31
          clk <= '1'; wait for 15 ns;
          clk <= '0'; wait for 5 ns;
32
33
      end process;
```

Simulação RTL level:



Na simulação Gate level os atrasos de clk não foram alterados, visto que já foi feito esses testes na contrução da VUA:



Agora iremos fazer as simulações do somador com a VUA paralela. Similar ao projeto anterior, fez-se necessário botar o arquivo VHDL da VUA paralela na pasta deste projeto, além do arquivo do somador completo com 'p' e 'g'. O código VHDL deste projeto foi construído da seguinte maneira:

```
library IEEE; use IEEE.STD_LOGIC_1164.all;
      entity cla4 is
                                         in STD_LOGIC_VECTOR(3 downto 0);
in STD_LOGIC;
              port(a, b:
                    cin:
                     3:
                                         out STD LOGIC VECTOR (3 downto 0);
                                         inout STD_LOGIC);
      =architecture struct of cla4 is
12
13
14
      component vuaparalela is

port(p, g: in STD_LOGIC_VECTOR(3 downto 0);

cin: in STD_LOGIC;
                     c: inout STD_LOGIC_VECTOR(3 downto 1);
16
17
18
                     pg, gg: inout STD_LOGIC);
       -end component;
      component fulladder_pg is port(a. h ci-
19
                     (a, b, cin: in STD_LOGIC;
p, g: inout STD_LOGIC;
20
21
22
23
                     s: out STD_LOGIC);
        end component;
24
25
26
27
28
         signal sinalp, sinalg: STD_LOGIC_VECTOR(3 downto 0); signal sinalc: STD_LOGIC_VECTOR(3 downto 1);
29
              somador0: fulladder_pg port map (a(0), b(0), cin, sinalp(0), sinalg(0), s(0));
30
31
              somador1: fulladder_pg port map (a(1), b(1), sinalc(1), sinalp(1), sinalg(1), s(1));
              somador2: fulladder pg port map (a(2), b(2), sinalc(2), sinalp(2), sinalg(2), s(2)); somador3: fulladder pg port map (a(3), b(3), sinalc(3), sinalp(3), sinalg(3), sinalg(3), sinalp(3); carry: vuaparalela port map (sinalp, sinalp, cin, sinalc, p, g);
32
         end;
```

Após compilado obtivemos o diagrama de portas:



Para fazer as simulações, utilizamos o mesmo arquivo testvector utilizado anteriormente no projeto "vua fatorada"

Testbench do Somador com Carry lookahead (VUA fatorada)

```
1
   library IEEE;
      use IEEE.STD LOGIC 1164.ALL;
     use IEEE.STD LOGIC arith.ALL;
     use IEEE.STD LOGIC unsigned.ALL;
 4
 5
     use STD.TEXTIO.ALL ;
    entity testbench_cla4 is -- no inputs or outputs
 6
     end;
 7
 8
    architecture sim of testbench_cla4 is
 9
         component cla4
10
              port (a, b:
                                     in STD LOGIC VECTOR (3 downto 0);
11
                  cin:
                                 in STD LOGIC;
12
                  s:
                                 out STD LOGIC VECTOR(3 downto 0);
13
                                 inout STD LOGIC);
                  p, g:
14
          end component;
15
     signal clk: STD LOGIC;
16
      signal cin: STD LOGIC;
17
      signal p, g: STD LOGIC;
18
      signal s, a, b: STD LOGIC VECTOR(3 downto 0);
19
      signal s expected: STD LOGIC VECTOR(3 downto 0);
20
      signal p expected, g expected: STD LOGIC;
21
      constant MEMSIZE: integer := 512;
22
      type tvarray is array (MEMSIZE downto 0) of
     STD LOGIC VECTOR (14 downto 0);
23
24
      signal testvectors: tvarray;
25
      shared variable vectornum, errors: integer;
26
      begin
27
     -- instantiate device under test
28
     dut: cla4 port map (a, b, cin, s, p, g);
29
     -- generate clock
30
    process begin
31
          clk <= '1'; wait for 15 ns;
          clk <= '0'; wait for 5 ns;
32
33
     end process;
    -- at etart of teet load weathere
```

### Simulação RTL level:



Simulação Gate level:



# **Ditetórios:**

VUA fatorada

VHDL: VUA Fatorada/vuafatorada.vhd

Testbench: VUA Fatorada/testbench/testbench\_vuafatorada.vhd

Test vector: VUA Fatorada/simulation/ModelSim/vuafatorada

**VUA Paralela** 

VHDL: VUA Paralela/vuaparalela.vhd

Testbench: VUA Paralela/testbench/testbench\_vuaparalela.vhd

Test vector: VUA Paralela/simulation/ModelSim/vuaparalela

CLA com VUA fatorada

VHDL(s): CLA\_Fatorada/vuafatorada.vhd - fulladder\_pg.vhd - cla4.vhd

Testbench: CLA\_Fatorada /testbench/testbench\_cla4.vhd

Test vector: CLA\_Fatorada /simulation/ModelSim/cla4

CLA com VUA Paralela

VHDL(s): CLA\_Paralela/vuaparalela.vhd – fulladder\_pg.vhd – cla4.vhd

Testbench: CLA\_Paralela /testbench/testbench\_cla4.vhd

Test vector: CLA\_Paralela /simulation/ModelSim/cla4